驱动之家 昨天
Intel 288MB大缓存剑指9950X3D2!下代Nove Lake-S包含四款bLLC型号
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_keji1.html

 

快科技 11 月 28 日消息,随着 AMD 大缓存的 X3D 处理器在游戏性能上取得巨大成功,Intel 显然正准备在其下一代 Nova Lake-S 桌面 CPU 上采取策略进行反击。

最新消息指出,Nova Lake-S 系列中至少将有四款型号会配备 bLLC(Big Last-Level Cache,大型末级缓存)的配置。

Kopite7kimi 指出,这些拥有超大缓存的 Nova Lake-S CPU 都将是 " 不锁频 " 的设计,旨在提供最佳性能和超频潜力,分别是:

2x 8+16 ( 48 核 + 4 LPE 核 ) + 288MB bLLC

2x 8+12 ( 40 核 + 4 LPE 核 ) + 288MB bLLC

8+16 ( 24 核 + 4 LPE 核 ) + 144MB bLLC

8+12 ( 20 核 + 4 LPE 核 ) + 144MB bLLC

其中双 Compute Tile 型号包含两个 8P+16E 核心 Tile,提供 48 个核心,加上额外的 4 个低功耗(LPE)核心,总核心数达到 52 个。每个 Compute Tile 将配备 144MB 的 bLLC 缓存,使得总缓存容量高达 288MB。

除了 52 核版本旗舰,双 Tile 系列还将包括一个基于两个 8P+12E Tile 的 40 核版本(总计 44 核),预计也将配备 288MB 的 bLLC 缓存。

单 Compute Tile 型号则分别为 8P+16E(总计 28 核)和 8P+12E(总计 24 核)配置,均将配备 144MB 的 bLLC 缓存,通常情况下,Intel 可能会率先推出这些单 Tile 版本。

Kopite7kimi 还表示,超大缓存的引入将对主板商构成挑战,他们需要在下一代 LGA 1954 接口的主板上设计出更先进的供电方案,以满足这些高性能、高缓存 CPU 的需求。

如此庞大的缓存,显然是 Intel 针对 AMD 的双 3D 缓存 CCD 设计的回击,AMD 预计将首次推出双 3D V-Cache 型号,首款预计为锐龙 9 9950X3D2。

宙世代

宙世代

ZAKER旗下Web3.0元宇宙平台

一起剪

一起剪

ZAKER旗下免费视频剪辑工具

相关标签

amd intel 锐龙 nova
相关文章
评论
没有更多评论了
取消

登录后才可以发布评论哦

打开小程序可以发布评论哦

12 我来说两句…
打开 ZAKER 参与讨论